產品說明0

UP-FPGA2C35開發板以Altera公司Cyclone II系列FPGA EP2C35F672為核心,片內集成3.3萬個LE,484K位 RAM,35個18×18 乘法器,4個 PLL。
開發板上配備了多種類型的存儲器和通信、多媒體接口。開發工程師可以使用VHDL、Verilog HDL等硬件描述語言或者原理圖等多種輸入方式,利用Altera公司的QuartusII軟件進行編譯、綜合、下載和Mentor Graphics公司的Modelsim軟件進行仿真,並通過SOPC開發實驗平台進行驗證。
開發板提供按鍵、撥擋開關輸入、8段碼管、LED顯示等多種人機交互方式,以及RS232串口、PS/2、USB 2.0、以太網等通信接口和SDRAM、FLASH、SSRAM等大容量存儲器。
同時,提供NIOS2處理器軟核以及多個配套IP,可運行μC/OS-Ⅱ、μCLinux等多種操作系統。
UP-FPGA2C35開發板資源:
* 以Altera公司Cyclone II系列FPGA芯片EP2C35F672為核心
* 片內集成3.3萬個LE
* 484K位RAM
* 35個18*18乘法器
* 4個PLL
* 4個JTAG接口(FPGA AS、FPGA JTAG、GP JTAG、CPLD JTAG)
* 16Mb配置存儲器EPCS16
* 多重配置控制器EPM7256
* 2片32MB Nor FLASH
* 64MB Nand FLASH
* 64MB SDR SDRAM
* 2MB SBSRAM
* 2個RS232標準串口
* 以太網MAC/PHY控制器 LAN91C111
* 以太網PHY控制器 LXT971
* 2個以太網接口
* USB 2.0 收發器 CY7C68000
* USB 2.0 控制器 ISP1161
* 3個USB主口,2個USB從口
* PS2鼠標接口(預留)
* PS2鍵盤接口(預留)
* 8位撥碼開關
* 7個按鍵
* 2個8段數碼管顯示
* 8個LED顯示
* 1個ADV7123 VGA顯示接口
* 12V電源輸入
* 50MHZ時鐘輸入(多路輸入)
* 200PIN擴展插槽
* 音頻接口(預留)
UP-FPGA2C35開發板實驗:
實驗1、ModelSim與QuartusII的結合
實驗2、「Hello_world」實驗
實驗3、LED實驗
實驗4、Flash的仿真與使用
實驗5、SDRAM和SSRAM的仿真與使用
實驗6、標準系統的定制及PIO的測試實驗
實驗7、VGA實驗
實驗8、基於μC/OSII操作系統的「Hello world」實驗
實驗9、基於μC/OS-II操作系統的TCP/IP實驗
實驗10、μClinux內核與根文件系統的移植實驗
實驗11、基於μClinux操作系統的Ethernet實驗
實驗12、基於μClinux操作系統的USB實驗
實驗13、μClinux操作系統下應用程序的建立與使用實驗
實驗14、NiosII 自定義指令實驗
實驗15、基於NiosII的DMA實驗
實驗16、基於NiosII 的Uart串口實驗