FPGA數字圖像處理板 FreeDev數字圖象開發套件是低成本FPGA器件上的高速數字化視頻圖象開發平台,為應用設計工程師提供了一個視頻數據采集、數字化處理、網路傳輸視頻圖象開發實驗平台。系統採用了Altera Cyclone II EP2C35 150萬門級的FPGA晶片,集成了視頻解碼、HDMI數據采集、VGA數據采集、HDMI數據輸出、VGA輸出、可選配100M網路支援、大容量DDR SDRAM、FLASH、高速LVDS In/out,高速IO擴展界面等硬體資源。根據應用開發經驗,精心設計、精心配置硬體資源,使開發套件擁有非常靈活的適應性,適多個領域的應用開發︰ 1、 視頻圖形數字化處理的應用開發 2、 VGA 圖象輸入輸出處理 3、 高速LVDS應用。LVDS_IN界面、LVDS_OUT信號間時延差設計<10ps,良好的信號完整性適合高速應用。 4、 高速以太網應用開發,10/100/1000M網路 IP CORE開發平台。 5、 NIOS II軟核系統嵌入式應用開發,大容量的存儲非常適合嵌入式多核嵌入式控制,較大型應用和ucLinux操作應用開發 6、 大量的FPGA邏輯資源和高速DDR存儲,適合各種IP CORE的開發和驗証 【選購比較】 1. 支援多核應用,高速大容量DDR300 SDRAM和FLASH支援,板上跑5個FAST NIOS II核很寬余適應多核應用和開發 2. 數字圖形板同樣支援NIOS II軟核基礎上的uClinux開發。 3. DDR333 SDRAM 64M 4. FLASH 32M 5. 支援100M Ethernet網路擴展子卡,支援10/100/1000M IP CORE和NIOS II網路軟體的驗証(提供simple_socket_server測試範例)。 6. 視頻解碼支援ITU-R BT.656 YCrCb 4:2:2(16bit/8bit)視頻數據輸出格式,1路複合視頻輸入,1路S_Video。 7. 豐富的軟體範例,並不斷的更新和增加。 8. 提供經驗証的完整ITU656 to VGA顯示ip core,適合學習視頻應用開發 9 . 提供經驗証的完整VGA 顯示控制單元 ip core。 10. 提供經驗証的完整ITU656數據采集到DDR的ip core。 11. 配套usb_byteblaster下載線 【適用人群】 適用於計算機專業、電科類專業、通信類專業的本科生、研究生、博士生、IC積體電路 IP CORE前期設計驗証、全國相關各科研院所,如計算機科學、微電子、通信、測控技術與儀器設計、電子工程、機電一體化、自動化等相關專業;太空飛行部、電子部、圖形圖象、 通訊研發……是全國高校本科生、研究生年度競賽最理想的應用平台,也是各科研院所成功開發特色新產品的最佳選擇。 【系統性能】 1. 高速內存性能達到器件上限,EP2C35F672C8器件DDR 134M穩定營運,EP2C35F672C6器件DDR 167M穩定營運。 2. 標準清晰度(SD)視頻的采集和處理 3. VGA 圖象采集和輸出處理 4. HDMI(DVI)高清圖象處理 【硬體資源】 l 八層板工業級標準設計,性能穩定、質量可靠。 l FPGA晶片︰ALTERA Cyclone II EP2C35F672C8 l 配置晶片︰EPCS16 l 兩種下載配置模式︰AS模式和JTAG模式。 l 64M Byte 高速DDR SDRAM l 32M Byte 快速FLASH l 100M ETHERNET PHY網路子卡 l 1路CVBS視頻解碼,支援ITU-R BT.656 YCrCb 4:2:2(16bit/8bit)數據標準格式。 l 高速LVDS IN界面,支援視頻圖象數據接收。 l 高速LVDS OUT界面,支援視頻圖象數據傳輸。 l 1路24位真彩VGA輸入采集 l 1路HDMI輸入采集 l 1路24位真彩VGA輸出 l 1路HDMI 輸出 l 4個輸入鍵,1個複位鍵; l 4個發光二極體 l 40芯的功能擴展界面。2個CLK輸入進全局時鐘域,2個PLL1輸出到擴展口,其他36個通用IO適應各種擴展需求,信號間時延差設計<10ps,保持良好的信號完整性。 【配套軟體】 l Quartus II 7.2 l Nios II IDE 7.2 l Microtronix NiosII Linux開發包,1.4版本 【資料文檔】 l 完備的開發板用戶手冊 l 詳細的安裝使用說明 l 電路原理圖(pdf格式) l 詳盡的主要晶片數據手冊 【IP Core設計開發實例】 l I2C ip core l ITU-BT656數據采集ip core l VGA數據采集ip core l VGA顯示控制 ip core 序號 | 名 稱 | 數量 | 單位 | 1 | FreeDev 數字圖象 開發板 | 1 | 塊 | 2 | USB Blaster 下載線 | 1 | 條 | 3 | 視頻線 | 1 | 條 | 4 | 5V 開關電源 | 1 | 條 | 5 | 配套軟體 DVD 光盤 | 1 | 張 | 6 | | | | 【 套件視圖 】 ![](http://january.myweb.hinet.net/EP2C35f672.files/untitled.jpg) 【 實際發售時帶透明防護板 】 ![](/commerce/images/FPGA/V5/200762575961249.jpg) 【 可選配擴展板 】 可選配的10M/100M自適應網路開發板 ![](/commerce/images/FPGA/V5/PHY100M.jpg) 10M/100M/100M 自適應網路擴展板,支持高速網路通訊,適應圖象傳輸應用開發 ![](/commerce/images/FPGA/V5/200771961503449.jpg) 【 相關 IP CORE 和效果圖 】 - VGA 顯示系統 IP CORE , Sopc Build 外設,支持 NIOS II 軟核配置顯示緩沖區,最高支持 1024*768*60 24bit 真彩顯示。 VGA 顯示現下支持 3 種分辨率︰ 1 、 640*480*60 2 、 800*600*60 3 1024*768*60 。后續針對性能較低板還會推出 R G B 是 5 、 6 、 5 的版本和支持 LCD 驅動的版本。
800*600 效果(圖象數據存儲在 FLASH 中,由 NIOS II 刷新到顯示內存區)︰ ![](/commerce/images/FPGA/V5/8006002.jpg)
1024*768 效果(圖象數據存儲在 FLASH 中,由 NIOS II 刷新到顯示內存區)︰ ![](/commerce/images/FPGA/V5/10247682.jpg) - 數字應用和數字圖象處理板新增視頻流采集存儲 IP CORE ,支持 720*625 ( 625/50 )標清視頻數據采集和存儲
- FreeDev_DMA ip core 支持快速內存數據操作。
【 參加Altera 2007 SOPC會議(南京、武漢、成都)展示 】 ![](/commerce/images/FPGA/V5/sopc1.jpg) |