產品說明0
產品簡介
Core3S500E是一款基於XC3S500E為主控芯片的核心板,它的特點是:
· 板載1pcs XCF04S
· 板載FPGA的基本電路,包括晶振電路等
· 板載nCONFIG按鍵、RESET按鍵、4 x LED
· 引出了所有I/O資源
· 帶JTAG調試下載接口
· 排針間距2.0mm,體積較小,適合接入用戶系統
資源簡介
[ 芯片簡介 ] 1. XC3S500E 以下為 XC3S500E的核心資源參數: 工作頻率:50MHz; 工作電壓:1.15V~3.3V; 封 裝:QFP208;I/O口:116 ;
Les:500K;RAM:360kb;
DCMs:4; 調試下載:可通過JTAG接口實現下載。 2. AMS1117-3.3(PCB背面)
3.3V穩壓器件。 3. AMS1117-2.5(PCB背面)
2.5V穩壓器件。 4. AMS1117-1.2(PCB背面)
1.2V穩壓器件。 5. XCF04S(PCB背面) 串行FLASH存儲器,用於存儲代碼。 | [ 其它器件簡介 ] 6. 電源LED 7. 用戶LED 8. 芯片初始化標誌LED 9. 復位按鍵 10. nCONFIG按鍵 可對FPGA芯片進行重配置,相當於重啟電源。 11. 50M有源晶振(PCB背面) [ 接口簡介 ] 12. JTAG接口 支持下載與調試。 13. FPGA引腳接口 引出VCC、GND及所有I/O,方便與外設進行連接。 |
產品圖片
配套資料
產品配套光盤中有如下內容:
· 開發環境(Xilinx ISE 12)
· 示例程序(Verilog,VHDL)
· 電路原理圖(PDF格式)
· FPGA開發資料(包括各類器件Datasheet,入門學習資料,開發資料)
JTAG接口定義
詳細配置